Array ( [0] => 15483803 [id] => 15483803 [1] => cswiki [site] => cswiki [2] => RISC [uri] => RISC [3] => [img] => [4] => [day_avg] => [5] => [day_diff] => [6] => [day_last] => [7] => [day_prev_last] => [8] => [oai] => [9] => [is_good] => [10] => [object_type] => [11] => 0 [has_content] => 0 [12] => [oai_cs_optimisticky] => ) Array ( [0] => {{různé významy|tento=typu procesorů|druhý=komplexu účastnícím se [[RNA interference]]|stránka=RISC (komplex)}} [1] => [2] => '''RISC''' ({{Vjazyce2|en|'''Reduced Instruction Set Computer'''}}, výslovnost ''risk'') označuje v [[Informatika|informatice]] jednu z [[Počítačová platforma|architektur]] [[mikroprocesor]]ů. RISC označuje procesory s ''redukovanou'' [[Strojová instrukce|instrukční sadou]], jejichž návrh je zaměřen na jednoduchou, vysoce optimalizovanou sadu strojových instrukcí, která je v protikladu s množstvím specializovaných instrukcí ostatních architekturStudenti Stanfordovy univerzity [http://www-cs-faculty.stanford.edu/~eroberts/courses/soco/projects/2000-01/risc/whatis/index.html definovali] {{Wayback|url=http://www-cs-faculty.stanford.edu/~eroberts/courses/soco/projects/2000-01/risc/whatis/index.html |date=20100518200926 }} RISC jako „a type of microprocessor architecture that utilizes a small, highly-optimized set of instructions, rather than a more specialized set of instructions often found in other types of architectures“.. Přesná definice označení RISC není jasná, avšak často se používá popisnější název '''architektura load-store''', který lépe vyjadřuje fakt, že celkový počet instrukcí RISC procesoru může být paradoxně vyšší, než u jiných architektur.{{Doplňte zdroj}} Mezi zástupce RISC procesorů patří [[ARM]], [[MIPS (architektura)|MIPS]], [[AMD Am29000]], [[ARC International|ARC]], [[AVR|Atmel AVR]], [[PA-RISC]], [[IBM POWER]] (včetně [[PowerPC]]), [[SuperH]], [[SPARC]], [[DEC Alpha]]. [3] => [4] => Protichůdnou architekturou jsou [[CISC]] procesory ({{Vjazyce2|en|''Complex Instruction Set Computers''}}, s komplexní instrukční sadou). Další alternativou jsou [[VLIW]] (Very Long Instruction Word) a [[EPIC]] (Explicitly parallel instruction computing) procesory. VLIW a EPIC procesory vznikly vývojem z procesorů typu RISC. Architektury podobné VLIW-5 a VLIW-4 (s pěti a následně čtyřma operacemi prováděnými zároveň) se používaly se například ve starších [[GPU]] firmy [[AMD]]. Firma AMD však později znovu začala používat architekturu typu VLIW-2 (se dvěma operacemi prováděnými zároveň) počínaje GPU architekturou RDNA-3.{{Citace elektronického periodika [5] => | titul = RDNA 3 vrací do hry VLIW-2? Vyloučit to nelze {{!}} Diit.cz [6] => | periodikum = diit.cz [7] => | url = https://diit.cz/clanek/rdna-3-vraci-do-hry-vliw-2-vyloucit-nelze [8] => | datum přístupu = 2024-01-02 [9] => }} Určité možnosti využití VLIW instrukcí je možno vidět u nové architektury [[RISC-V]].{{Citace elektronického periodika [10] => | příjmení = Tišnovský [11] => | jméno = Pavel [12] => | titul = Otevřené RISCové architektury OpenRISC a RISC-V [13] => | periodikum = Root.cz [14] => | url = https://www.root.cz/clanky/otevrene-riscove-architektury-openrisc-a-risc-v/ [15] => | jazyk = cs [16] => | datum přístupu = 2024-01-02 [17] => }} Architekturu EPIC používají například procesory [[Itanium]] a [[Itanium 2]]. [18] => [19] => == Typické rysy architektury RISC == [20] => {{Neověřeno část}} [21] => * procesor komunikuje s pamětí po sběrnici [22] => * redukované jsou pouze typy strojových instrukcí (tj. "práce uvnitř", operace s pamětí a řídicí instrukce) [23] => * délka provádění jedné instrukce je vždy{{doplňte zdroj}} jeden cyklus (tj. délka v bitech všech instrukcí je stejná) [24] => * mikroinstrukce jsou hardwarově implementovány na procesoru, čímž je velmi výrazně zvýšena rychlost jejich provádění [25] => * [[Registr procesoru|registry]] jsou pouze víceúčelové (nezáleží, který z nich instrukce využije, což zjednodušuje návrh [[Překladač|překladačů]]) [26] => * využívají řetězení instrukcí ([[pipelining]]) [27] => [28] => == Historie == [29] => Během 70. let 20. století vědci (např. [[Seymour Cray]]) ukázali, že většina programů prováděných na tehdejších počítačích využívala pouze malou část (jen asi 30 %) ze všech dostupných strojových instrukcí procesoru.{{Doplňte zdroj}} Bylo tomu tak proto, že tehdejší [[překladač]]e nedokázaly efektivněji využít všech instrukcí.{{chybí zdroj}} Také složitý přístup do paměti zpomaloval provádění operací.{{chybí zdroj}} Započalo se proto s návrhem jednoduchých RISC procesorů s redukovanou instrukční sadou, které mohly s výhodou využívat mikroprocesorové [[Ortogonální instrukční sada|ortogonality]], kdy pro každou operaci existuje v procesoru jen jediná instrukce.{{chybí zdroj}} Jedním z prvních RISCových strojů byl [[Superpočítač]] CDC 6600 navržený v roce [[1964]]. Jeho [[Centrální procesorová jednotka|CPU]] měla 74 operačních kódů (tj. různých instrukcí), v porovnání se 400 u [[Intel 8086|8086]]. Mezi současné zástupce plně ortogonálních procesorů patří procesory [[ARMv6]]. [30] => [31] => RISC procesory jsou oproti procesorům CISC jednodušší, a proto jsou jejich výrobní náklady nižší a mají nižší spotřebu, než procesory CISC. [32] => [33] => === Mikrokód === [34] => Ke konci [[1990–1999|90. let 20. století]], kdy se produkce procesorů CISC eskalovala k technickým limitům (zvyšování frekvence a zvětšování čipu versus konečná rychlost šíření [[Elektrický proud v pevných látkách|elektrického proudu v pevných látkách]]), byla navržena implementace mnoha komplexních (a méně využívaných) CISCových instrukcí pomocí interních jednoduchých mikroinstrukcí.{{chybí zdroj}} CISC procesory se tak interně staly RISC procesory, které mohly pomocí [[mikrokód]]u interpretovat složité a komplexní CISC instrukce. [35] => [36] => === Zastoupení RISC procesorů === [37] => Mezi výrobce procesorů RISC patří [[IBM]] (např. řada [[PowerPC]]), [[Intel]] (většina jeho procesorů je ale řazena mezi [[CISC]], nebo označována jako tzv. „post-RISC“) a [[Sun Microsystems]] (např. řada [[Sparc]]). V 32bitových RISC procesorech zabírají 75% podíl procesory [[ARM]].{{Citace elektronického periodika |titul= |url=http://www.arm.com/miscPDFs/3823.pdf |datum přístupu=14-10-2004 |url archivu=https://web.archive.org/web/20041014143736/http://www.arm.com/miscPDFs/3823.pdf |datum archivace=14-10-2004 |nedostupné=ano }}Patterson, D. A. and Ditzel, D. Roku 1980. The case for the reduced instruction set computing. SIGARCH Comput. Archit. News 8, 6 (October 1980), 25-33. DOI= http://doi.acm.org/10.1145/641914.641917 [38] => [39] => == Filozofie návrhu RISC == [40] => {{Upravit část}} [41] => [42] => === neRISCové === [43] => Na začátku počítačového průmyslu se programovalo výhradně v [[Jazyk symbolických adres|assembleru]] nebo [[Strojový kód|strojovém kódu]], které se vyznačovaly jednoduchými instrukcemi. Návrháři CPU se snažili, aby instrukce dělaly tolik práce, kolik je proveditelné. S příchodem [[Vyšší programovací jazyk|vyšších programovacích jazyků]] začali programátoři vytvářet specializované instrukce, aby přímo použili některé centrální mechanismy těchto jazyků. Dalším obecným cílem bylo zajistit všechny možné [[adresovací módy]] pro každou instrukci tzv. [[Ortogonální instrukční sada|ortogonalita]] k usnadnění implementace kompilátoru. Proto mají často aritmetické operace stejné výsledky jako operandy přímo v paměti (s výjimkou registrů). [44] => [45] => V této době byl design hardwaru vyspělejší než [[Překladač|design kompilátoru]]. Což bylo důvodem k použití jednotlivých částí hardwaru nebo mikrokódu než pamětí omezené kompilátory. Tato filozofie designu byla zpětně pojmenována jako komplexní instrukční výpočetní sada (complex instruction set computing – [[CISC]]), poté, co se objevila RISCová filozofie mikroprocesorů. [46] => [47] => CPU měly relativně málo registrů a to zejména z těchto důvodů: [48] => * Více registrů znamená také časově náročnější ukládání a obnovení jejich obsahu ze zásobníku. [49] => * Velký počet registrů vyžaduje velký počet instrukčních bitů jako registr specifikací, což zpřehledňuje kód [50] => * CPU registry jsou dražší než externí paměťová místa, velké registrové sady byly značně těžkopádné s omezenými [[Plošný spoj|obvody]] na desce nebo čipovou inteligencí. [51] => [52] => Hlavní nevýhodou byla omezená hlavní paměť, pouze několik kilobytů. Proto bylo výhodnější uchovávat informace ve složitých počítačových programech a tím zbytečně neblokovat paměť. Proto byly vyvinuty funkce, které více kódují instrukce, proměnné délky instrukce, které načítají data stejně dobře jako počítají. Tyto problémy měly vyšší prioritu než snadné dekódování instrukcí. [53] => [54] => Další nevýhodou bylo, že hlavní paměti byly poměrně pomalé (běžný typ paměti byla paměť s [[Feritová paměť|feritovým jádrem]]); díky velkému množství informací, mohla jedna snížit frekvenci CPU, který má přístup k těmto prostředkům. Moderní počítače se setkávají s podobnými limitujícími faktory: hlavní paměti jsou ve srovnání s CPU pomalé a rychlé vyrovnávací paměti (cache paměti) jsou omezené svojí velikostí. To může částečně vysvětlit, proč dokážou vysoce zakódované [[Instrukční sada|instrukční sady]] být stejně užitečné jako RISC procesory v moderních počítačích. [55] => [56] => === Raný RISC === [57] => První systém, který by mohl být dnes znám jako RISC, byl CDC 6600 supercomputer, navržený roku 1964, tedy deset let předtím, než byl samotný pojem RISC objeven. CDC 6600 využíval load-store architekturu s pouze dvěma adresními módy (registr-registr a registr-konstanta) a 74 operačních kódů (zatímco Intel 8086 jich měl 400). CDC 6600 obsahovalo jedenáct zřetězených funkčních jednotek pro aritmetické a logické výpočty, pět načítacích a dvě ukládací jednotky. Paměť CDC 6600 obsahovala násobné paměťové banky; všechny load-store jednotky mohly pracovat současně. Základní hodinový takt cyklu/instrukce byl desetkrát rychlejší než přístup do paměti. [58] => [59] => Jiné rané load-store zařízen byl [[minipočítač]] Data General Nova navržený roku 1968 vývojářem Edson de Castro. Měl téměř čistou RISCovou instrukční sadu, pozoruhodně podobnou dnešním procesorům ARM. [60] => [61] => Nejstarší pokus vyrobit čipově založený RISC procesor byl projekt od společnosti IBM, který odstartoval roku 1975. Byl pojmenován podle budovy, ve které projekt probíhal. Projekt vedl k rodině procesorů IBM 801, která byla široce užita v hardware IBM. IBM 801 byl nakonec produkován v jednočipové podobě jako ROMP (Research OPD[Office Products Division] Micro Processor) v roce 1981.Jak vyplývá z názvu, tento procesor byl navržen pro "mini" úlohy a když IBM vydalo IBM RT-PC založené na tomto návrhu roku 1986, jeho výkon nebyl přijatelný. Přesto IBM 801 inspiroval několik výzkumných projektů včetně nových u IBM, které vedly k IBM POWER systému. [62] => [63] => === RISCové === [64] => V polovině 70. let 20. století prokázali výzkumní pracovníci [[IBM]] (zejména John Cocke), že většina kombinací z těchto ortogonálních adresních módů a instrukcí nebyla použita ve většině programů generovaných [[Překladač|kompilátory]]. Tím se prokázalo, že je obtížné napsat kompilátor, který by kromě základních používal i pokročilejší funkce klasických CPU. [65] => [66] => Bylo také objeveno, že na některých implementovaných architekturách byly složité operace pomalejší než posloupnost jednodušších operací vykonávající stejnou věc. To bylo z části způsobeno tím, že návrhy procesorů byly často dělány ve spěchu, s nedostatkem času na optimalizaci či doladění všech instrukcí. Vyladěny byly pouze nejčastěji používané instrukce. Jedním neblaze známým příkladem byla instrukce VAX's INDEX.[3] [67] => [68] => Hlavní paměť byla pomalejší než mnohé CPU. Nástupem polovodičových pamětí se tento rozdíl snížil. Bylo ale stále zřejmé, že více [[Registr procesoru|registrů]] (a později [[Cache|vyrovnávací paměti]]) by umožnilo zpracovávat data vyšší rychlostí. Další registry by však vyžadovaly větší čip nebo další místo na [[Základní deska|základní desce]], což by v této době (1975) bylo reálné pouze za předpokladu snížení složitosti logiky v CPU. [69] => [70] => Ještě jeden impulz jak RISC a další návrhy přišly z praktických měření do světa reálných programů. [[Andrew S. Tanenbaum|Andrew Tanenbaum]] shrnul mnoho ukázek, že procesory byly často bezprostřední. Například ukázal, že 98% všech konstant v programu by se vešlo do 13 [[bit]]ů, dosud ale mnoho CPU vyhrazovalo 16 nebo 32 bitů pro jejich uložení. To naznačuje, že ke snížení počtu přístupů do paměti by se mohly konstanty uložit do nepoužívaných částí instrukčního slova (u procesorů se stejně dlouhými instrukcemi), takže by byly okamžitě k dispozici vždy, když je procesor potřebuje (podobně jako při přímém adresování v tradičním designu). To však vyžadovalo navrhnout krátké operační kódy, aby zůstal v 32bitovém instrukčním slově prostor pro rozumně velkou konstantu. [71] => [72] => == Srovnání s jinými architekturami == [73] => Některé [[Centrální procesorová jednotka|CPU]] byly navrženy tak, aby disponovaly jen velmi omezenou instrukční sadou. Vzhledem k tomu, že jsou tyto návrhy dost odlišné od klasických návrhů RISC, mají i jiný název a to [[Minimal instruction set computer|MISC]] (neboli Minimální instrukční sada počítače), nebo jsou též známy pod názvem [https://en.wikipedia.org/wiki/Transport_triggered_architecture Transport triggered architecture] (TTA). [74] => Přes veškerou snahu nedokázala architektura RISC ovládnout desktopové počítače a ty servery, kde do té doby dominoval [[Intel]] se svou platformou [[x86]]. Hlavní důvody: [75] => # Opravdu velmi velká základna [[Proprietární software|proprietárních počítačových aplikací]] je psána pro platformu x86, případně je do této platformy zkompilována, zatímco RISC nemá žádnou takovou podobnou architekturu, proto byli uživatelé [[Proprietární uzamčení|zamčeni]] na platformě x86. [76] => # Ačkoliv byl RISC schopen velmi rychle a levně škálovat výkon, [[Intel]] využil své stabilní velké základny a velké množství peněz začal utrácet za vývoj procesorů. Totéž nelze říci o menších společnostech, jako např. [[Cyrix]] nebo [[NexGen]], které vycházely z myšlenky využít užšího [[pipelining]]u i na [[x86]] architektuře, stejně jako na [[Intel 80486|i486]] nebo [[Pentium|Pentiu]]. Šestá generace ([https://en.wikipedia.org/wiki/Cyrix_6x86 6x86]) od společnosti [[Cyrix]] udělala přesně to, aby se o ní dalo hovořit jako o vyspělé, zejména využila [[Superskalární architektura|superskalární]] [[spekulativní vykonávání]] kódu pomocí přejmenování registrů. Jiní, jako je [[Nx586]] a [[AMD K5]] udělaly totéž, ale nepřímo pomocí ukládání dynamického mikrokódu do [[Vyrovnávací paměť|vyrovnávací paměti]] a částečným nezávislým plánováním. První čipy využívající tuto techniku byly [[NexGen]] Nx586, který byl uveden v roce 1994, [[AMD K5]] byl o rok později, tj. v roce 1995. [77] => # Pozdější procesory byly více výkonnější, zejména procesory [[Intel P6]], [[AMD K6]], [[AMD K7]], a [[Pentium 4]] byly založeny na dynamickém ukládání do [[Vyrovnávací paměť|vyrovnávací paměti]] včetně implementace základních plánovací technik. Prováděly i samotné volně spojené superskalární (spekulativní) sekvence, které se generovaly z několika paralelních x86 dekódovací stanic. [78] => [79] => Zatímco dříve byly rozdíly mezi [[RISC]] a [[CISC]] poměrně značné, od roku 2000 jsou téměř k nerozeznání.[http://books.google.com/books?id=24V00tD7HeAC&pg=PT105&lpg=PT105&dq=RISC+%22fewer+instructions%22&source=web&ots=RkQOcAKjNJ&sig=gTE5OsG93TjvDGpgN0Q87gfHc9Y&hl=en&sa=X&oi=book_result&resnum=1&ct=result#PPT105,M1 "Schaum's Outline of Computer Architecture"] [80] => od Nicholas P. Carter 2002 p. 96 {{ISBN|0-07-136207-X}}[http://www.ifp.uiuc.edu/~jones/RISCvCISCvDSP.pdf "CISC, RISC, and DSP Microprocessors"] od Douglas L. Jones 2000[http://www.kernelthread.com/publications/appleoshistory/5.html "A History of Apple's Operating Systems"] {{Wayback|url=http://www.kernelthread.com/publications/appleoshistory/5.html |date=20130430111211 }} od Amit Singh. "the line between RISC and CISC has been growing fuzzier over the years." – neboli "Hranice mezi RISC a DISC se v průběhu let stírají." [81] => [82] => == Reference == [83] => {{Překlad|en|RISC|598556219}} [84] => [85] => [86] => == Související články == [87] => * [[PA-RISC]] [88] => * [[ARM|Advanced RISC Machine]] [89] => * [[CISC]] [90] => [91] => == Externí odkazy == [92] => * {{Commonscat}} [93] => [94] => {{Autoritní data}} [95] => [96] => [[Kategorie:Architektura procesoru]] [97] => [[Kategorie:Počítačová terminologie]] [98] => [[Kategorie:Zkratky]] [] => )
good wiki

RISC

RISC ( výslovnost risk) označuje v informatice jednu z architektur mikroprocesorů. RISC označuje procesory s redukovanou instrukční sadou, jejichž návrh je zaměřen na jednoduchou, vysoce optimalizovanou sadu strojových instrukcí, která je v protikladu s množstvím specializovaných instrukcí ostatních architektur.

More about us

About

Expert Team

Vivamus eget neque lacus. Pellentesque egauris ex.

Award winning agency

Lorem ipsum, dolor sit amet consectetur elitorceat .

10 Year Exp.

Pellen tesque eget, mauris lorem iupsum neque lacus.

You might be interested in

,'CISC','Překladač','Intel','ARM','Vyrovnávací paměť','Cyrix','pipelining','PowerPC','Ortogonální instrukční sada','IBM','Centrální procesorová jednotka','AMD K5'